32位微机(Pentium)原理与接口技术

32位微机(Pentium)原理与接口技术
作 者: 艾德才
出版社: 清华大学出版社
丛编项: 21世纪计算机专业大专系列教材
版权说明: 本书为公共版权或经版权方授权,请支持正版图书
标 签: 微计算机技术
ISBN 出版时间 包装 开本 页数 字数
未知 暂无 暂无 未知 0 暂无

作者简介

暂缺《32位微机(Pentium)原理与接口技术》作者简介

内容简介

本教材是我国国内首本以Pentium为平台的微机原理与接口技术的教材,其内容丰富、系统、新颖、完整,反映了当今微处理机领域的新技术和新潮流,是作者多年教学经验和智慧的结晶。本书是以当今最杰出的32位微处理机Pentium为平台,把Pentium微处理机的体系结构、系统原理、存储管理技术、高速缓冲存储器(cache)技术、浮点技术、总线技术、中断、接口部件、多功能高集成外围芯片组82371、82443,形成一个完整的、系统的计算机硬件技术教学体系,可以使学生在学习硬件技术时,感到本教材的微机知识全面、系统、自然、流畅。本书反映了微处理机领域技术发展的最新水平和发展趋势,其内容充分体现了计算机硬件技术的知识性与先进性的统一。每章后均配有习题,供自学自测用。本书也可作为高等院校信息类、机电类本科各专业的微机原理及接口技术、计算机硬件技术基础教学用书,也可作为普通高等院校计算机专业本科、专科各专业作为微机原理及接口技术的教学用书。

图书目录

第1章 微处理机系统概论

1. 1 微处理机的发展

1. 2 微处理机体系结构

1. 2. 1 运算器

1. 2. 2 控制器

1. 2. 3 存储器

1. 2. 4 I/O设备

1. 2. 5 微处理机的总线结构

1. 3 计算机数的表示

1. 3. 1 字符二进制编码

1. 3. 2 数值的表示

1. 3. 3 数据单位表示

1. 3. 4 表示存储器容量的计量单位

1. 3. 5 编址与寻址

1. 4 微型计算机主要性能指标

习题

第2章 Pentium系统结构与原理

2. 1 前言

2. 1. 1 Pentium微处理机常用术语

2. 1. 2 Pentium微处理机操作方式

2. 1. 3 RISC和CISC

2. 2 Pentium寄存器

2. 2. 1 基本体系结构寄存器

2. 2. 2 系统级寄存器

2. 3 CPU体系结构

2. 4 Pentium采用的新技术

2. 4. 1 Pentium超标量执行技术

2. 4. 2 Pentium整数流水线

2. 4. 3 Pentium指令流水线技术

2. 4. 4 指令预取

2. 4. 5 指令配对规则

2. 5 寻址方式

2. 6 数据类型

习题

第3章 Pentium存储管理

3. 1 综述

3. 1. 1 存储器系统

3. 1. 2 存储管理

3. 1. 3 存储器结构

3. 2 Pentium分段存储管理

3. 2. 1 保护方式下的平台存储管理方式

3. 2. 2 多段存储管理方式

3. 2. 3 Pentium的段转换

3. 2. 4 存储器段及其寄存器

3. 2. 5 段选择符

3. 2. 6 段描述符

3. 2. 7 段描述符表

3. 3 分页存储管理

3. 3. 1 页转换

3. 3. 2 允许分页位

3. 3. 3 线性地址

3. 3. 4 页表

3. 3. 5 页表项

3. 3. 6 转换旁视缓冲存储器TLB

3. 4 段与页转换组合

3. 4. 1 平台存储管理方式

3. 4. 2 段覆盖页

3. 4. 3 页覆盖段

3. 4. 4 页和段边界不对准

3. 4. 5 页和段边界对准

3. 4. 6 每段的页表

3. 5 保护方式下的多任务处理

习题

第4章 高速缓冲存储器

4. 1 cache存储器

4. 1. 1 什么是cache

4. 1. 2 局部性原理

4. 1. 3 技术术语

4. 1. 4 Pentium片内cache

4. 2 cache配置方案

4. 2. 1 Pentium片内cache的配置

4. 2. 2 影响cache性能的因素

4. 2. 3 cache大小规模和性能

4. 2. 4 缔合方式和性能

4. 2. 5 实际cache

4. 3 Pentium的cache结构

4. 4 cache操作方式

4. 4. 1 数据cache

4. 4. 2 数据cache更新方案

4. 4. 3 指令cache

4. 4. 4 cache读写操作

4. 4. 5 cache替换算法与规则

4. 4. 6 cache写贯穿

4. 4. 7 cache写回

4. 5 一致性协议

4. 5. 1 MESI cache一致性协议模型

4. 5. 2 指令cache一致性协议

习题

第5章 二级cache

5. 1 什么是二级cache

5. 2 二级cache与一级cache的关系

5. 2. 1 二级cache与一级指令cache的关系

5. 2. 2 二级cache与一级数据cache的关系

5. 3 统一的二级cache

5. 3. 1 二级cache使用的MESI协议

5. 3. 2 二级cache与主存储器

5. 3. 3 二级cache查找

5. 3. 4 二级cache命中

5. 3. 5 二级cache不命中

5. 3. 6 二级cache的LRU算法

5. 3. 7 二级cache流水线

5. 4 二级cache监视

5. 5 数据传送方式

习题

第6章 浮点部僻

6. 1 综述

6. 2 浮点部件体系结构

6. 2. 1 数值寄存器

6. 2. 2 状态字寄存器

6. 2. 3 控制字寄存器

6. 2. 4 标记字寄存器

6. 2. 5 最后的指令操作码字段

6. 3 浮点部件流水线操作

6. 3. 1 浮点流水线

6. 3. 2 浮点指令的流动

6. 3. 3 安全指令的识别

6. 4 计算基础

6. 4. 1 数字系统

6. 4. 2 数据类型和格式

6. 4. 3 舍人控制

6. 4. 4 精度控制

习题

第7章 总线

7. 1 总线的概念

7. 1. 1 概念

7. 1. 2 总线标准的4个特性

7. 1. 3 总线分类

7. 1. 4 总线操作

7. 1. 5 总线配置结构

7. 2 数据传送机制

7. 2. 1 实际存储器和I/O接口

7. 2. 2 数据传送机制

7. 2. 3 与8位. 16位. 32位以及64位存储器接口

7. 3 总线周期

7. 3. 1 单传送周期

7. 3. 2 成组周期

7. 3. 3 中断确认周期

7. 3. 4 专用总线周期

7. 4 PCI总线

7. 4. 1 PCI局部总线的特征

7. 4. 2 即插即用