从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog HDL设计技术和方法

从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog HDL设计技术和方法
作 者: 夏宇闻
出版社: 高等教育出版社
丛编项: 复杂数字逻辑系统的Verilog HDL
版权说明: 本书为公共版权或经版权方授权,请支持正版图书
标 签: 硬件与维护
ISBN 出版时间 包装 开本 页数 字数
未知 暂无 暂无 未知 0 暂无

作者简介

暂缺《从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog HDL设计技术和方法》作者简介

内容简介

本书着重介绍进入20世纪90年代后才开始在美国等先进的工业国家逐步推广的用硬件描述语言(Verilog HDL)建模、仿真和综合的设计方法和技术。本书从算法和计算的基本概念出发,讲述把复杂算法逐步分解成简单的操作步骤,最后由硬线逻辑电路系统来实现该算法的技术和方法。这种硬线逻辑电路系统就是广泛应用于各种现代通信电子设备与计算机系统中的专用集成电路(ASIC)或FPGA。主要内容包括:基本概念、Verilog HDL的基本语法、不同抽象级别的Verilog HDL模型以及有限状态机和可综合风格的Verilog HDL实例等。本书可作为电子或计算机类大学本科高年级和研究生的教材,也可供在数字系统设计领域工作的工程师参考或作为自学教材。

图书目录

暂缺《从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog HDL设计技术和方法》目录