高性能个人计算机硬件结构及接口

高性能个人计算机硬件结构及接口
作 者: 马鸣锦 赵秋霞 曾光裕
出版社: 国防工业出版社
丛编项: 高等学校教材
版权说明: 本书为出版图书,暂不支持在线阅读,请支持正版图书
标 签: 接口
ISBN 出版时间 包装 开本 页数 字数
未知 暂无 暂无 未知 0 暂无

作者简介

暂缺《高性能个人计算机硬件结构及接口》作者简介

内容简介

本书全面、系统地介绍了基于Pentium以上处理器和PIC总线的PC微机系统的硬件结构与原理,以及在系统各级总线上典型器件的接口原理与技术。本书共8章,从整体内容上可分为6部分:第一部分介绍了PC系列微机结构及微机系统总线的发展历程;第二部分介绍了PCI总线的协议并讲述了PCI总线事务与配置寄存器的原理;第三部分讨论主桥与ISA总线桥的结构,分析两桥在构成微机系统三级总线结构及系统地址空间映射方面的作用;第四部分讲述三级总线上的各种接口器件与接口技术,如高速缓存、主存储器、系统I/O接口、硬盘机接口、ISAI/O设备接口等;第五部分详细叙述了用于多处理器微机系统的APIC中断结构;第六部分介绍了USB通用串行总线的体系结构及接口器件。本书可供高等院校计算机专业的高年级学生和研究生阅读,也可供从事计算机技术研究、设计、开发应用的科技人员参考。

图书目录

第1章 PC微机结构及系统总线的发展

1. 1 微机系统总线的概念和指标

1. 1. 1 微机系统总线的基本概念

1. 1. 2 总线的性能指标

1. 2 PC/XT微机结构及PC总线

1. 3 PC/AT微机结构及ISA总线

1. 4 EISA总线

1. 5 VESA总线

1. 6 PCI总线及高档PC微机的三级总线结构

第2章 PCI局部总线

2. 1 PCI总线信号定义

2. 1. 1 总线信号

2. 1. 2 信号类型

2. 1. 3 信号功能组

2. 2 PCI总线命令类型

2. 3 PCI协议基础

2. 3. 1 基本的传送控制

2. 3. 2 PCI地址空间及寻址

2. 3. 3 总线的驱动和周转

2. 4 主要的总线操作

2. 4. 1 读事务

2. 4. 2 写事务

2. 4. 3 错误功能

2. 4. 4 事务的终止

2. 4. 5 设备选择及减译码

2. 4. 6 总线的仲裁与停靠

2. 4. 7 快速的背靠背事务

2. 4. 8 等待时间

2. 4. 9 独占性访问

2. 4. 10 高速缓存支持

2. 4. 11 特殊周期

2. 4. 12 配置访问

2. 4. 13 中断响应周期

2. 4. 14 64位总线扩展

2. 5 PCI配置空间

2. 5. 1 配置空间的组织结构

2. 5. 2 配置空间的功能

第3章 主桥. 主存储器及二级Cache

3. 1 主桥及主桥在系统中的位置

3. 1. 1 主桥结构及功能概述

3. 1. 2 主桥的引脚信号

3. 1. 3 主桥中的寄存器及相关功能

3. 2 L2 Cache及其控制

3. 2. 1 高速缓存的直接映射方法的一般原理

3. 2. 2 L2 Cache的组织

3. 2. 3 L2 Cache的SRAM阵列

3. 2. 4 L2 Cache的读写策略和一致性协议

3. 3 系统主存储器及其控制

3. 3. 1 DRAM原理简介

3. 3. 2 主存的组织

3. 3. 3 DRAM的访问时序

第4章 PCI-ISA桥及系统I/O接口

4. 1 SIO的组成框图及内部寄存器

4. 1. 1 组成框图

4. 1. 2 SIO内部寄存器

4. 2 SIO的PCI和ISA接口

4. 2. 1 SIO支持的周期类型

4. 2. 2 数据缓冲

4. 2. 3 PCI接口的基本操作

4. 2. 4 ISA接口信号描述

4. 2. 5 U总线支持逻辑与U总线接口

4. 3 DMA控制逻辑及ISA总线仲裁

4. 3. 1 82C37 DMA控制器工作原理综述

4. 3. 2 SIO的DMA逻辑

4. 3. 3 DMA分散/集中传送

4. 3. 4 ISA总线请求源及ISA总线仲裁器

4. 4 地址译码及空间映射

4. 4. 1 PCI地址译码器

4. 4. 2 DMA/ISA主设备地址译码器

4. 5 SIO内部的PCI仲裁器

4. 5. 1 PCI仲裁器引脚信号描述

4. 5. 2 仲裁方案

4. 5. 3 FLSHREQ#. MEMREQ#和MEMACK#协议

4. 5. 4 避免反复Retry

4. 5. 5 总线停靠

4. 5. 6 总线锁定

4. 6 中断控制器

4. 6. 1 可屏蔽中断控制器

4. 6. 2 SIO的非屏蔽中断逻辑

4. 7 SIO的定时器

4. 7. 1 时间间隔定时器

4. 7. 2 BIOS定时器

4. 8 SIO的电源管理功能

4. 8. 1 三种电源状态及相互转换

4. 8. 2 电源管理功能的基础

4. 8. 3 电源管理机构的寄存器

4. 8. 4 SIO的电源管理措施

第5章 其它I/O接口

5. 1 键盘接口

5. 1. 1 键盘接口电路

5. 1. 2 键盘控制器

5. 2 实时时钟RTC/CMOS SRAM电路

5. 2. 1 RTC的结构及有关信号

5. 2. 2 RTC内部寄存器及其功能

5. 2. 3 RTC的电源管理

5. 3 串行通信接口

5. 3. 1 异步串行通信的基本概念

5. 3. 2 串行总线标准RS-232C

5. 3. 3 异步串行通信接口

5. 4 并行通信接口

第6章 多处理器系统的中断结构

6. 1 局部APIC

6. 1. 1 局部APIC的存在判断

6. 1. 2 局部APIC结构

6. 1. 3 局部APIC的使能及其寄存器基地址的重定位

6. 1. 4 局部向量表

6. 1. 5 定时器

6. 1. 6 错误处理

6. 1. 7 中断命令寄存器

6. 1. 8 中断目标和中断分配

6. 1. 9 消息仲裁优先级

6. 1. 10 中断的接受

6. 1. 11 局部APIC版本寄存器

6. 1. 12 局部APIC的状态

6. 2 I/O AHC

6. 2. 1 I/O APIC的结构

6. 2. 2 I/O APIC的寄存器

6. 2. 3 82379AB中两种中断控制器的关系

6. 3 APIC总线及其消息传送

6. 3. 1 APIC总线

6. 3. 2 APIC总线仲裁

6. 3. 3 APIC总线消息

6. 3. 4 APIC总线状态周期

第7章 硬盘机接口

7. 1. 硬盘机系统概述

7. 1. 1 硬磁盘存储器的组成

7. 1. 2 硬盘接口规范

7. 2 PCI-IDE硬盘控制器

7. 2. 1 PCI646U2的引脚描述

7. 2. 2 PCI646U2的配置寄存器及功能

7. 2. 3 任务文件寄存器

7. 2. 4 PIO模式及其中断处理

7. 3 PCI-SCSI I/O处理器

7. 3. 1 SCSI基本知识

7. 3. 2 SYM53C895的引脚信号

7. 3. 3 SYM53C895的内部结构

7. 3. 4 SYM53C895的操作寄存器

7. 3. 5 SYM53C895的主要功能

第8章 USB通用串行总线接口技术

8. 1 USB及其体系结构概述

8. 1. 1 USB系统描述

8. 1. 2 物理接口

8. 1. 3 电源

8. 1. 4 总线协议

8. 1. 5 健壮性(Robustness)

8. 1. 6 系统配置

8. 1. 7 数据流类型

8. 1. 8 USB设备

8. 1. 9 U5B主机

8. 2 USB数据流模型

8. 2. 1 总线拓扑结构

8. 2. 2 U5B通信流

8. 2. 3 传输类型

8. 2. 4 高速高带宽端点

8. 2. 5 Split(分割)事务

8. 2. 6 包字段与包格式

8. 2. 7 总线传输访问

8. 3 USB设备状态及其操作

8. 3. 1 USB设备状态

8. 3. 2 USB设备的通用操作

8. 4 USB主机的硬件和软件

8. 4. 1 USB主机概述

8. 4. 2 主控制器功能

8. 4. 3 软件机制概述

8. 5 Hub的结构组织

8. 5. 1 Hub概述

8. 5. 2 下游端口. 上游端口和内部端口

8. 5. 3 Hub中继器

8. 5. 4 挂起和恢复

8. 5. 5 Hub端口电源控制

8. 5. 6 Hub控制器

8. 5. 7 Hub配置

8. 5. 8 事务转换器

8. 6 USB通用串行总线接口芯片举例

8. 6. 1 8x931结构及其特征

8. 6. 2 微控制器核

8. 6. 3 8x931存储器

8. 6. 4 USB组件

8. 6. 5 片内外围设备

8. 6. 6 键盘控制接口