| ISBN | 出版时间 | 包装 | 开本 | 页数 | 字数 |
|---|---|---|---|---|---|
| 未知 | 暂无 | 暂无 | 未知 | 0 | 暂无 |
项目一 三人表决器设计
项目描述
一、EDA技术及其发展
二、可编程逻辑器件
三、面向CPLD/FPGA的。EDA设计流程
四、FPGA生产厂商简介
五、基于CPLD/FPGA的常用EDA工具
六、硬件描述语言
七、任务实现——Quartus Ⅱ软件安装
八、任务实现——三人表决器设计
考核评价
拓展提升
项目总结
项目二 四位加法器设计
项目描述
一、四位加法器原理
二、Quartus Ⅱ原理图输入设计方法
三、任务实现——利用原理图输入法设计3—8译码器
四、任务实现——利用原理图输入法设计四位加法器
考核评价
拓展提升
项目总结
项目三 数字电子钟设计
项目描述
一、Verilog语言要素
二、Verilog语句
三、任务实现——数字电子钟设计方案分析
四、任务实现——数字电子钟的Verilog程序设计
考核评价
拓展提升
项目总结
项目四 声光警示器设计
项目描述
一、结构语句
二、Verilog设计中LPM函数的应用
三、任务实现——声光警示器设计方分析
四、任务实现——声光警示器Verilog程序设计
考核评价
拓展提升
项目总结
项目五 交通灯控制器设计
项目描述
一、混合设计方式与数字系统验证
二、有限状态机设计
三、任务实现——交通灯控制器设计方案分析
四、任务实现——交通灯控制器设计
考核评价
拓展提升
项目总结
项目六 数字温度计设计