| ISBN | 出版时间 | 包装 | 开本 | 页数 | 字数 |
|---|---|---|---|---|---|
| 未知 | 暂无 | 暂无 | 未知 | 0 | 暂无 |
第一章 可编程逻辑器件
1.1 专用集成电路ASIC
1.2 FPGA/CPLD概述
1.3 PLD/FPGA结构与原理
1.4 Altera产品简介
1.5 Altera的MAX 7000系列器件介绍
1.6 Altera的FLEX 10K系统器件介绍
第二章 MAX plus II概述
2.1 MAX plus II的系统配置和安装
2.2 MAX plus II的授权
2.3 初识MAX plus II
2.4 MAX plus II的设计流程
2.5 入门实例
第三章 原理图输入法设计
3.1 设计编写原则
3.2 原理图输入法设计
3.3 器件选择和管脚锁定
3.4 底层图编辑器锁定引脚
第四章 设计项目编译
4.1 设计医生
4.2 仿真网表的生成
4.3 适配规则和报告文件的设定
4.4 逻辑综合选项设计
4.5 全局器件属性设定
4.6 时间需求选项
4.7 打包设定
4.8 其他设置
4.9 编译结果
第五章 时序电路仿真
5.1 时序电路设计
5.2 项目编译
5.3 波形仿真
第六章 硬件描述语言VHDL
6.1 VHDL语言介绍
6.2 基本的VHDL术语
6.3 VHDL行为健模
6.4 VHDL的数据对象和数据类型
6.5 VHDL的子程序
6.6 VHDL预定义属性
6.7 VHDL的配置
第七章 文本输入法设计
……
第八章 器件编程